555定时器集成芯片的内部结构 (集成定时器555的原理及其应用)
整理分享555定时器集成芯片的内部结构 (集成定时器555的原理及其应用),希望有所帮助,仅作参考,欢迎阅读内容。
内容相关其他词:555集成定时器基本功能测试,555定时器集成芯片有哪些,集成定时器555的原理及其应用,集成定时器555的原理及其应用,555定时器集成电路,555定时器集成芯片有哪些,555定时器集成芯片的引脚定义,555定时器集成芯片的引脚定义,内容如对您有帮助,希望把内容链接给更多的朋友!
图1:定时器集成芯片结构定时器的功能主要由两个比较器决定。两个比较器的输出电压控制RS触发器和放电管T的状态。在电源与地之间加上电压,且当5脚悬空时,则电压比较器C1的同相输入端的电压为2/3VCC,C2反相输入端的电压为1/3VCC。如果低触发输入端TL的电压小于1/3VCC,那么比较器C2的输出为0,可以使RS触发器置1,使输出端OUT=1,即输出高电平。如果高触发端TH的电压大于2/3VCC,同时TR端的电压大于1/3VCC,那么C1的输出为0,C2的输出为1,可以将RS触发器置0,使输出端OUT=0,即输出低电平。综上所述,在8脚接电源VCC,1脚接地,5脚未外接电压,时基电路的逻辑功能表如下:图2:定时器功能图只有对以上的定时器的功能图有彻底了解,才可以灵活运用集成芯片设计产品。标签: 集成定时器555的原理及其应用
本文链接地址:https://www.iopcc.com/jiadian/86972.html转载请保留说明!