555芯片设计的延时定时器电路原理分析 (555芯片中文资料)
整理分享555芯片设计的延时定时器电路原理分析 (555芯片中文资料),希望有所帮助,仅作参考,欢迎阅读内容。
内容相关其他词:555芯片全称,555芯片原理图,555芯片全称,555芯片全称,555芯片特性,总结555芯片的实际应用?,总结555芯片的实际应用?,555芯片设计电路,内容如对您有帮助,希望把内容链接给更多的朋友!
图1:延时定时器原理图工作原理:与一般单稳电路不同,在第5脚接有一只二极管VD1,将该脚与电源电压+6V接通。该脚是的控制端,与内部2/3电源分压点相接,接入VD1后,则该点将被箝位在5.3V(0.6-0.7=5.3V),其中0.7V是VD1的导通压降。如此,就可以使得阈值电压相应提高到5.3V,从而使得C1的充电时间有较大延长,一般可以在相同R、C时间常数下使定时时间增大数倍。在计时开始前,先按动一下S1,计时开始,定时时间到时,第3脚输出低电平,继电器K线圈失电断开,实现被控负载延时关断的功能。增大C1的容量,可以获得更长的延时时间。标签: 555芯片中文资料
本文链接地址:https://www.iopcc.com/jiadian/86971.html转载请保留说明!