555芯片设计的分段式定时器电路原理分析 (555芯片设计电路)
整理分享555芯片设计的分段式定时器电路原理分析 (555芯片设计电路),希望有所帮助,仅作参考,欢迎阅读内容。
内容相关其他词:555芯片种类,555芯片作用原理,555芯片种类,555芯片的实际应用,555芯片种类,555芯片认识,简述555芯片内部结构,555芯片认识,内容如对您有帮助,希望把内容链接给更多的朋友!
图1:分段式定时器原理图电路原理:当按下S1,持续1、2秒钟,C1充满电荷,U1的第2、6脚为高电平,故U1复位,第3脚输出低电平,通过R2、RP2使U2置位,第3脚输出高电平,继电器K线圈得电吸合,定时时间开始。此后,C1通过RP1放电,当C1两端电压放电至1/3的6V时,U1翻转,第3脚输出高电平,第一阶段时间结束,其时长为T1=1.1xRP1xC1。然后,第二阶段定时开始,U1第3脚的高电平通过R2、RP2,向C3充电,使得第6脚电位逐渐上升,升至6V的2/3时,U2复位,第3脚输出低电平,继电器K释放,第二阶段定时时间到。该段时长为:T2=1.1x(R2+RP2)xC3.因此,总时长为:T总=T1+T2。本电路能够实现用较小的阻容元件实现较长的定时时间。标签: 555芯片设计电路
本文链接地址:https://www.iopcc.com/jiadian/86970.html转载请保留说明!