英特尔TigerLake处理器架构大改:L2缓存增加,类似HEDTCPU (英特尔ticktock)
整理分享英特尔TigerLake处理器架构大改:L2缓存增加,类似HEDTCPU (英特尔ticktock),希望有所帮助,仅作参考,欢迎阅读内容。
内容相关其他词:intel tiger,英特尔eaglelake,英特尔lakefield,英特尔eaglelake,英特尔eaglelake,英特尔 tigerlake,英特尔eaglelake,英特尔ticktock,内容如对您有帮助,希望把内容链接给更多的朋友!
据介绍,在Skylake-X的HDET处理器中,英特尔减少了L3缓存而增加了低延迟的L2缓存。在TigerLake-Y系列处理器中,英特尔可能会在L1、L2和L3缓存上带来全面改进。以前,移动和桌面CPU采用的是相同的缓存结构,但是通过重新设计缓存,英特尔计划提高移动CPU的效率。 根据Geekbench的数据,TigerLake-Y有4个核心和8个线程。该芯片的特点是大大改变了缓存结构,每个核心拥有1,KB的L2缓存,L2缓存总量达到了5,KB,相比前代实现了%的提升,除此之外L3高速缓存也总共增加了MB。 在L1高速缓存方面,英特尔已经将L1指令高速缓存的大小提高到了KB,但是L1数据高速缓存仍然是KB。外媒预测,TigerLake有望带来PCIe4.0新特性和IntelXe核显。