DC/DC变换器FB分压电阻设计 (dc/dc变换器的分类)
整理分享DC/DC变换器FB分压电阻设计 (dc/dc变换器的分类),希望有所帮助,仅作参考,欢迎阅读内容。
内容相关其他词:dc-dc变换器设计,dc变换器的作用,dc-dc变换器工作原理,dc/dc变换器工作流程,dc/dc变换器的结构工作原理,dc/dc变换器工作流程,dc/dc变换器的分类,dc变换器的作用,内容如对您有帮助,希望把内容链接给更多的朋友!
图1:FB上/下分压电阻的各种幅度组合本文将探讨FB分压电阻的设计规范,包括待机功耗、输出电压精度和环路特性。待机功耗图2显示了具有低静态电流(IQ)的DC/DC变换器,其FB分压电阻在不同数量级下带来的效率差异。以MPQ为例,R1和R2是其分压电阻。图2:R1和R2数量级不同带来的效率差异优化待机功耗,尤其是对电池供电产品,可以按比例增大DC/DC变换器的FB分压电阻值。输出电压精度增大FB分压电阻的阻值,可以降低待机功耗。FB是运算放大器(opamp)的负输入端,它会汲取一定的电流。当FB电流(IFB)在分压网络中占比较小时,IFB可忽略不计;当其占比较大,即分压电阻选值较大时,IFB就不容忽视(见图3)。图3:FB电流在分压网络中的占比如图4所示,当实际输出电压(VOUT)由于IFB的存在而超过预设值时,会降低电压精度。图4:计算输出电压精度因此,建议选择合适的阻值,使流经分压电阻的电流超过IFB的倍。环路特性FB电阻还会影响芯片内部的环路特性。当反馈网络只是单电阻的情况时,电压型运放,误差放大器增益与上分压电阻R1有关,在动态负载对纹波有要求的场景,我们可以调整R1阻值做进一步优化。图5:电压模式运放在电流模式运放中,运放增益(GEA(S))与R1/R2值没有直接关系,但与两个电阻的比值有关。图6所示为电流模式运放。图6:电流模式运放对于不同的VOUT场景(1V、1.2V、1.8V、2.5V、3.3V或5V),建议保持上分压电阻的阻值不变,只调节下分压电阻的阻值,以获得近似的环路特性(见图7)。图7:根据输出电压的不同调整下分压电阻的阻值确定FB分压电阻值后,还需要注意FB引脚的接线。FB是容易耦合噪声的高阻抗引脚。在实际应用中,常见到R1、R2放在输出电容端,这导致FB走线较长。这段FB走线充当了天线,更易耦合非实反馈,继而导致VOUT变化或不稳(见图8)。图8:长FB走线更易耦合非实反馈在电路布线设计中,FB走线应尽量短,R1、R2应尽量靠近IC的FB引脚放置;但VOUT输出直流电平,抗干扰能力强,所以可采用长走线(图9)。图9:电路走线中的短FB走线一般在输出电流(IOUT)只有几个安培时,R2的接地可以靠近芯片地。但当IOUT超过A时,由于接地线上的敷铜有限,地线上的电压会损失,导致实际VOUT低于预设电压。在这种情况下,建议使用远程采样(见图)。图:远程采样/p>结语要优化DC/DC变换器中FB分压电阻的FB布线,首先要保持第一个电阻走线尽可能地短,并在同一侧直接连接第二个电阻。同时确保没有干扰源,如开关、电感、噪声地等。