如何为ADC增加隔离而不损害其性能呢? (ad增加层)
整理分享如何为ADC增加隔离而不损害其性能呢? (ad增加层),希望有所帮助,仅作参考,欢迎阅读内容。
内容相关其他词:adc改建,adc如何设置,adc怎么拉扯距离,adc的增益,adc扩展,adc如何设置,adc怎么改建,adc怎么改建,内容如对您有帮助,希望把内容链接给更多的朋友!
对于隔离式高性能ADC,一方面要注意隔离时钟,另一方面要注意隔离电源。SARADC传统上被用于较低采样速率和较低分辨率的应用。如今已有1MSPS采样速率的快速、高精度、位SARADC,例如LTC-,以及具有位分辨率的过采样SARADC,例如LTC-。将ADC用于高性能设计时,整个信号链都需要非常低的噪声。当信号链需要额外的隔离时,性能会受到影响。关于隔离,有三方面需要考虑:确保热端有电的隔离电源确保数据路径得到隔离的隔离数据ADC(采样时钟或转换信号)的时钟隔离,以防热端不产生时钟隔离电源(反激拓扑与推挽拓扑的比较)反激式转换器被广泛用于隔离电源。图1显示了反激式转换器简单可行的特点。该拓扑的优势是只需要很少的外部元件。反激式转换器只有一个集成开关。该开关可能是影响信号链性能的主噪声源。对于高性能模拟设计,反激式转换器会带来很多断点,引起电磁辐射(称为EMI),这可能会*电路的性能。图1.典型的反激式转换器拓扑。图2显示了变压器L1和L2中的电流。在初级(L1)和次级(L2)绕组中,电流在短时间内从高值跳变为零。电流尖峰可以在图3的I(L1)/I(L2)迹线中看到。电流和能量在初级电感中累积,当开关断开时,它们被传输到次级电感,产生瞬变。需要降低开关噪声效应导致的瞬变,因此,设计中必须*缓冲器和滤波器。除了额外的滤波器之外,反激拓扑的另一个缺点是磁性材料的利用率低,而所需的电感较高,因此变压器较大。此外,反激式转换器的热环路也很大,不易管理。反激式转换器的另一个挑战涉及开关频率变化。图3显示了负载变化引起的频率变化。如图3a所示,t1