555电路4脚悬空时为什么3脚输出高和低电平 (555芯片4脚悬空)
整理分享555电路4脚悬空时为什么3脚输出高和低电平 (555芯片4脚悬空),希望有所帮助,仅作参考,欢迎阅读内容。
内容相关其他词:555芯片4脚复位什么意思,555芯片4脚能不能控制,555电路4脚作用,555电路4脚为低电平则3脚,555芯片5脚悬空,555电路4脚为低电平则3脚,555电路4脚作用,555电路4脚为低电平则3脚,内容如对您有帮助,希望把内容链接给更多的朋友!
图1:电路构成的LED闪烁灯电路上图为一个采用时基电路设计的LED闪烁灯电路,电路及其外围接的电阻R1、R2及电容C1组成一个超低频的自激多谐振荡器(R1、R2阻值见提问者给的图片),在正常工作时,的输出端③脚输出的是矩形波信号,当③脚输出为高电平时,绿色的LED2点亮;当③脚输出为低电平时,红色的LED1点亮,这样两个LED轮流点亮,便会发出红绿交替的闪烁光。图2:时基电路的内部框图电路的④脚为复位端,正常工作时,要求该端应接高电平,此时输出端③脚的输出状态是由的②脚和⑥脚的电位高低决定的。当④脚电压≤0.7V(典型值)时,的③脚输出将一直为低电平,不再受②脚和⑥脚控制,故④脚为低电平(要求幅度≤0.7V)时,只有LED1会点亮,但不会闪烁。由于的④脚输入阻抗很高(对于双极型时基电路,该端的输入电流在μ*,而CMOS时基电路④脚的输入电流在p*),当该端悬空时,一般④脚处于高电平状态,故上述的振荡电路仍会工作,使两个LED交替闪烁。不过,的④脚悬空时处于高电平状态不太可靠,若受到干扰,该端可能会变为低电平,故电路正常工作时,一般将该脚与其电源端⑧脚连接在一起,使其能可靠的处于高电平状态。标签: 555芯片4脚悬空
本文链接地址:https://www.iopcc.com/jiadian/86964.html转载请保留说明!