利用CMOS门电路产生负-5V电源电路原理图 (cmos门电路输出逻辑表达式)
整理分享利用CMOS门电路产生负-5V电源电路原理图 (cmos门电路输出逻辑表达式),希望有所帮助,仅作参考,欢迎阅读内容。
内容相关其他词:cmos门电路如图所示,cmos门电路输出逻辑表达式,使用cmos门电路的注意事项,cmos门电路的工作原理,cmos门电路例题,cmos门电路的工作原理,cmos电路与门,cmos门电路例题,内容如对您有帮助,希望把内容链接给更多的朋友!
由C1、VD1、VD2组成*倍压整流电路。在振荡信号的正半周,VD1导通,VD2截止,若忽略VD1的正向导通压降,则信号电压全部降落在C2上,在信号的负半周,VD1截止,VD2导通,信号电压就与C2上的电压叠加,经VD2整流后变成负极性的脉动直流电压,再经过C2滤波,获得-5V电压。:标签: cmos门电路输出逻辑表达式
本文链接地址:https://www.iopcc.com/jiadian/30507.html转载请保留说明!