驱动芯片在应用中的常见问题分析与解决 (驱动芯片在应用中的应用)
整理分享驱动芯片在应用中的常见问题分析与解决 (驱动芯片在应用中的应用),希望有所帮助,仅作参考,欢迎阅读内容。
内容相关其他词:驱动芯片的工作原理,驱动芯片在应用中的应用,驱动芯片在应用中的应用,驱动芯片在应用领域应用,驱动芯片应用中半桥中点负压及应对策略,驱动芯片在应用中的应用,驱动芯片在应用领域应用,驱动芯片在应用中的作用,内容如对您有帮助,希望把内容链接给更多的朋友!
Figure1.通信电源PSU的常见应用2.驱动芯片异常丢波问题通常隔离驱动芯片用于驱动桥式拓扑中的上下桥臂,或在管。Figure2.IBB典型应用拓扑下面两张图分别是实际应用中遇到的以及在EVM板上复现的发波异常现象。其中CH1为输入侧的驱动波形,CH2为相应通道的驱动输出波形(VGS)。可以看到在两个案例中驱动的输出都出现了异常的输入信号存在但输出信号异常丢失的现象。该异常发波会导致PSU不正常工作,如果不及时断开负载,还会造成MOS管的损坏。Figure3.实际应用中遇到的丢波现象Figure4.在EVM板上通过特定条件复现的丢波现象其中实际异常触发条件:V/W*,IBB拓扑,开关频率kHz,驱动器每个通道驱动5个并联MOS管,栅极串阻2.2ohm。EVM板复现条件:V/A负载,通过反复接入断开负载可以复现问题。2.1针对异常丢波问题的原理分析通过对信号进行分析,以上两种情景的一个共同条件是供电轨VDD都受到了不同程度的干扰,下图是实际问题的展开波形,可以看到CH4为VDD,在问题发生时接受到了比较大的干扰信号。Figure5.异常丢波问题的展开波形基于下面典型的驱动框图分析干扰的来源,如果在驱动的输出端(OUT)有较大信号波动或是噪声(该扰动可以是负载变化导致,也可能是开关引入的噪声),通过芯片内部上管的体二极管传播至VDD引脚。由于扰动是通过内部电路及寄生参数产生和传递,无法通过外部滤波电路滤除,所以即使调整外部滤波电容值,也没法很好的改善该异常现象。VDD引脚上的干扰信号,进一步又会通过内部供电LDO的体二极管扰乱内部供电模块输出电压,或是干扰内部供电模块的逻辑电路,最终使内部电压跌落至芯片的UVLO,将特定通道的输出关断。在内部电压迅速恢复至UVLO以上后,芯片会延时大约us后,恢复OUT引脚的正常输出。同理如果在VSS引脚上有大的干扰时,也会对内部电路造成类似影响。Figure6.典型驱动芯片输出部分电路结构2.2如何从*设计上优化异常丢波问题要防止丢波问题的出现,需要保证VDD信号的稳定,减小电源噪声并减小耦合噪声的干扰,可从以下几个方面进行:1.增大RG或增加串联磁珠;3.多管并联*中注意*设计。解决干扰问题一个简单有效的方式就是增大RG,栅极串联电阻RG会影响栅极电路上的震荡以及耦合到芯片内部的干扰信号大小。下图是常见应用中的输出部分的等效模型,输入电容(图中Cgd+Cgs)和源级电感Ls(图中L4)之间会产生较大的谐振,增加合适的RG则有利于抑制震荡,同时使开关速度设定在合理的范围,保证*高效工作。Figure7.驱动电路简化等效模型为了初步评估*中存在的寄生电感Ls,我们在不接RG条件下测量震荡波形。由LC谐振公式:,通过观察振铃的震荡频率可以得到:。在选择RG上令*处于临界阻尼到欠阻尼状态即可:(另外需要再减去驱动和MOS管部分的电阻值)。实际测试过程中,可以从Q=1/2开始测试所选电阻值以及观察MOS管的开关速度以及震荡情况是否能够满足*的设计需求,如果开关速度不够可以适当减小RG或是选择驱动电流能力更强的驱动器,如果震荡情况影响*性能,则适当增加RG。下面是在问题*中,适当增加RG后的测试结果,可以看到RG增大后,问题得到显著改善。Figure8.实际应用电路中栅极电阻设置为2ohm的问题波形
标签: 驱动芯片在应用中的应用
本文链接地址:https://www.iopcc.com/jiadian/25215.html转载请保留说明!