【CMOS逻辑IC基础知识】—解密组合逻辑背后的强大用途!(上) (cmos逻辑功能)
整理分享【CMOS逻辑IC基础知识】—解密组合逻辑背后的强大用途!(上) (cmos逻辑功能),希望有所帮助,仅作参考,欢迎阅读内容。
内容相关其他词:cmos逻辑门电路原理图,cmos基本逻辑门电路,cmos基本逻辑门电路,cmos逻辑电路是以( )为基础的集成电路,cmos逻辑电路,cmos基本逻辑门电路,cmos逻辑电路,cmos逻辑电路的两种基本模块,内容如对您有帮助,希望把内容链接给更多的朋友!
图1逆变器的*作2缓冲器缓冲器(例如VHC),缓冲器增加驱动能力以增加可连接的信号线的数量,并执行波形整形。缓冲区不执行逻辑*作,示意图如图2。图2缓冲器的*作3双向总线缓冲器(收发器)双向总线缓冲器(收发器),比如VHC。双向总线缓冲器(收发器)是一种其I/O引脚可配置为输入和输出以接收和发送数据的逻辑电路。由于收发器允许通过控制信号(DIR)更改信号方向,所以它沿着总线传输,双向传输数据。图3显示了收发器的应用示例。双向使用总线信号时,将总线输入和总线输出都通过上拉电阻连接到VCC或GND,以防止在控制信号(DIR)切换信号时输入信号变为开路(未定义)。切换信号时请注意不要将输出与总线输出短路。图3双向总线缓冲器的应用示例我们来看一下图3这个*的逻辑情况,通过在/G为高电平时更改DIR的值,可以轻松更改A和B引脚的方向。/G为高电平时,更改DIR的值和外部数据的方向。在周期#0,数据从B传输到A。在周期#1,A引脚处于高Z状态。因此,输出数据无效。在周期#2,更改DIR的值和外部数据的方向。在周期#3,启用A和B引脚。然后,输出数据在周期#4开始时保持稳定。在周期#4,数据从A传输到B。详细输入和输出逻辑关系如图4所示。图4双向总线缓冲器的逻辑示意4施密特触发器我们再看一个特别的示例,施密特触发装置(以VHC为例)。施密特触发装置在两个输入阈值电压之间有一个磁滞带。图5显示了具有输入阈值滞后的施密特反相器的输入和输出波形。对于具有磁滞的IC,正向阈值电压(VP)不同于负向阈值电压(VN)。对于缓慢上升或下降的输入,输入阈值滞后(VH)有助于稳定输出。即使存在输入噪声或电源或噪声引起的接地反弹的情况下,IC也不会产生错误输出,除非噪声或反弹超过磁滞宽度。图5施密特反相器的输入和输出波形5**也是一种典型的组合逻辑电路,我们以VHC为例进行逻辑解读。*将N个编码输入的二进制信息转换为最多2N个独特输出。它通常用于增加端口数量和生成芯片选择信号。图6显示了3对8*(即具有三个输入和八个输出的*)的逻辑符号、真值表和时序图。图对8*的逻辑符号和真值表以及时序图图7则显示如何使用3对8*从三个输入(A、B和C)生成八个芯片选择信号。当A、B和C都为低电平时,只有/Y0输出提供逻辑低电平,所以选择IC0。图7表明,通过三个输入的组合,可以从最多八个芯片中选择任意芯片。图至8*的时序图今天的芝识课堂,我们带大家了解了几种典型电路单元的对应逻辑关系,在下面的芝识课堂中,我们将继续跟大家分享CMOS逻辑IC的基础知识,敬请期待。标签: cmos逻辑功能
本文链接地址:https://www.iopcc.com/jiadian/25138.html转载请保留说明!