集成电路使用中应当注意的问题 (集成电路的使用)
整理分享集成电路使用中应当注意的问题 (集成电路的使用),希望有所帮助,仅作参考,欢迎阅读内容。
内容相关其他词:集成电路中一般采用什么方式,集成电路应用500例,集成电路使用时需要注意哪些问题?,集成电路中一般采用什么方式,集成电路使用中的问题,集成电路使用中的问题,集成电路的使用,集成电路使用中应该注意的问题,内容如对您有帮助,希望把内容链接给更多的朋友!
1、TTL输出端TTL电路(OC门和三态门除外)的输出端不允许并联使用,也不允许直接与+5V电源或地线相连,否者会使电路的逻辑混乱并损坏器件。2、TTL的输入端TTL电路输入端外接电阻要慎重,对外接电阻的阻值有特别要求,否则会影响电路的正常工作。3、多余输入端的处理或门、或非门等TTL电路的多余输入端不能悬空,只能接地。与门、与非门等TTL电路的多余输人端可以做如下处理:(1)悬空。相当于接高电平,但因悬空时对地呈现的阻抗很高,容易受到外界干扰。(2)与其他输入端并联使用,可以增加电路的可靠性,但与其他输人端并联时,对信号的驱动电流的要求增加了。(3)直接或通过电阻(Ω—k)与电源Ucc相接以获得高电平输入;直接接地以获得低电平输入。这样不仅不会造成对前级门电路的负载能力的影响,而且还可以抑制来自电源的干扰。4、电源滤波TTL器件的高速切换,将产生电流跳变。其幅度约为4—5mA,该电流在公共走线上的压降会引起噪声干扰,因此要尽量缩短地线减少干扰。一般可在电源输入端并接1只uF的电容作为低频滤波,在每块集成电路电源的输入端接一个0.—0.1uF的电容作为高频滤波。5、严禁带电*作要在电路切断电源的时候,才能插拔和*集成电路块,否则容易引起集成电路块的损坏。二、CMOS集成电路使用中须注意的问题1、防静电存放、运输、高温老化过程中,器件应藏于接触良好的金属*盒内或用金属铝箔纸包装,防止外来感应电势将栅极击穿。2、**时不能使用W以上的电烙铁,且烙铁外壳必须接地良好。通常采用W内热式烙铁,不使用焊油膏,最好用带松香的焊锡丝,*时间不宜过长,焊锡量不可过多。3、输入输出端CMOS电路不用的输入端,不允许悬空,必须按逻辑要求接UDD或USS。否则不仅会造成逻辑混乱,而且容易损坏器件。这与TTL电路是有区别的。CMOS电路的输出端不允许直接与UDD或USS连接,否则将致器件损坏。4、电源UDD接电源正极,USS接电源负极(通常接地),不允许反接,在装接电路、插拔电路器件时,必须切断电源,严禁带电*作。5、输入信号器件的输入信号UI不允许超出电源电压范围(UDD—USS)。CMOS电路的电源电压应先接通.然后再输入信号,否则会*输入端的结构。关闭电源电压之前,应先去掉输入信号,若信号源与电路板使用两组电源供电,开机时应先接通电路板电源,再接通信号源,关机时先断开信号源,后断开电路电源。6、接地所有的测试仪器,外壳必须良好接地。若信号源需要换挡,最好先将其输出幅度减到最小。寻找故障时,若需将CMOS电路的输人端与前级输出端脱开.也应用—k的电阻将输入端与地或电源相连。总之,对各类集成电路的*作要按照有关规范进行,要认真仔细,并保护好集成电路的引线。